РАДИОЭЛЕКТРОННЫЕ УСТРОЙСТВА


КОМПАРАТОРЫ, СРАВНИВАЮЩИЕ УСТРОЙСТВА, ОГРАНИЧИТЕЛИ - часть 3


Эти уровни могут регу­лироваться в широких пределах. Если входной сигнал меньше зна­чения ei, на выходе присутствует положительное напряжение. Ана­логичное напряжение будет и при превышении входным сигналом значения £2. В промежутке между уровнями ei и £2 на выходе бу­дет сигнал, близкий к нулевому. Аналогичную схему (рис. 13.5, б) можно построить на двух ОУ. Однако она будет значительно усту­пать по быстродействию интегральной микросхемы К521СА1.

Ограничитель на интегральной микросхеме К284ПУ1. В качест­ве усилителя в микросхеме (рис. 13.6, а) использован бескорпус­ный твердотельный ОУ типа К740УД1. Элементы коррекции раз­мещены внутри интегральной микросхемы. Амплитудно-частотная характеристика усилителя приведена на рис. 136, а. Коэффициент усиления равен (1,2 — 8)104. Напряжение смещения не превышает 7,5 мВ. Разность входных токов не превышает 0,5 мкА, а входные токи — 1,5 мкА. Максимальный входной синфазный сигнал равен 8 В. Максимальный дифференциальный входной сигнал +5 В, Входное сопротивление около 50 кОм. Коэффициент ослабления синфазного входного напряжения более 65 дБ. Температурный дрейф напряжения смещения 6 мкВ/град. Температурный дрейф разности входных токов 1,5 нА/град. Скорость нарастания выходно­го сигнала 1 В/мкс. В микросхеме введены два стабилитрона с на­пряжением стабилизации 10 В. Стабилитроны включены навстречу друг другу с дифференциальным сопротивлением 220 Ом и макси­мально допустимым током 2 мА.

На рис. 13.6, б приведена схема двухполярного ограничителя на основе К284ПУ1. Максимальная амплитуда выходного сигнала рас­считывается по формулам

где RВ = 143 кОм; Uд = 0,7 В — прямое падение напряжения на внут­реннем диоде.

На рис. 13.6, в, г показаны две схемы ограничителей входного сигнала положительной полярности, а на рис. 13.6, д, е — ограни­чители отрицательной полярности.

Рис. 136

Ограничитель с динамическим сопротивлением. Порог открыва­ния первого транзистора (рис. 13.7, а) устанавливается делителем R4, R6. В эмиттер включен транзистор VT3. Когда входное напря­жение превысит установленный порог, транзисторы VT1 и VT2 от­крываются и происходит лавинообразный процесс Коллекторный ток транзистора VT2 переводит транзистор VT3 в насыщение По­роговое напряжение уменьшается до нуля.


Начало  Назад  Вперед